Assessment of information redundancy of modular processors
https://doi.org/10.35266/1999-7604-2024-4-5
Abstract
In the 70s–80s of the last century, scientists of Kazakhstan working in the institutes of the Academy of Sciences conducted a study of potential applications of the residue number system in conjunction with a ternary number system. Their aim was to develop specialized devices for data processing. As part of that study, they sought to create an efficient way to represent complex numbers and quaternions in specialized formats. The use of this combination made it possible to reduce information redundancy when displaying modular vectors in digital registers that use a ternary element base.
About the Author
A. A. KuznetsovRussian Federation
Software Engineer of Category 1
References
1. Магомедов Ш. Г. Преобразование представлений чисел в модулярной арифметике в системах остаточных классов с разными основаниями // Вестник АГТУ. Серия: Управление, вычислительная техника и информатика. 2014. № 4. С. 32–39.
2. Акушский И. Я., Амербаев В. М., Пак И. Т. Основы машинной арифметики комплексных чисел. Алма-Ата : Наука, 1970. 248 с.
3. Амербаев В. М., Пак И. Т. Параллельные вычисления в комплексной плоскости. Алма-Ата : Наука, 1984. 183 с.
4. Инютин С. А. Основы модулярной алгоритмики : моногр. Ханты-Мансийск : Полиграфист, 2009. 297 с.
5. Амербаев В. М., Тельпухов Д. В., Константинов А. В. Бивалентный дефект модулярных кодов. Выбор технологичных модулей, понижающий бивалентный дефект // Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). 2008. с. 462–465.
6. Инютин С. А. Модулярные вычисления для задач большой алгоритмической сложности. URL: https://computer-museum.ru/books/archiv/sokcon06.pdf (дата обращения: 01.11.2024).
7. Инютин С. А. Модулярные процессоры – оценки, история борьбы и победы над бивалентным дефектом // Развитие вычислительной техники в России и странах бывшего СССР: история и перспективы SoRuCom-2017 : сб. тр. IV Междунар. конф., 3–5 октября 2017 г., г. Зеленоград, М. : ФГБОУ ВО «РЭУ им. Г. В. Плеханова», 2017. 427 с. URL: https://www.sorucom.org/pdf/SORUCOM_2017.pdf (дата обращения: 15.11.2024).
8. Инютин С. А. Способ и устройство размещения групп чисел в однородных блоках цифрового регистра : патент 2015109196/08 Рос. Федерация № 2591009 ; заявл. 17.03.2015 ; опубл. 10.07.2016. URL: https://patents.s3.yandex.net/RU2591009C1_20160710.pdf (дата обращения: 15.11.2024)
Review
For citations:
Kuznetsov A.A. Assessment of information redundancy of modular processors. Proceedings in Cybernetics. 2024;23(4):53-59. (In Russ.) https://doi.org/10.35266/1999-7604-2024-4-5